广告

SOC感悟----保持时间图文解析

2017-2-17 09:27 267 0

4、保持时间时序路径逐个解析


soc_time1


Hold可以理解为最小的delay需求。


有图可以得到如下公式


Tlaunch + T + Tck2q + Tdp >= Tcapture + T + Thold


也就是:Tck2q + Tdp + Tlaunch – Tcapture >= Thold


所以delay不能太小,否则不能满足hold的要求,另外hold和周期也没有关系,所以和jitter也就没有关系(在同一个沿分析的)。


1)DFF->DFF之间Hold 的检查和setup的检查类似,如下图,是两个DFF之间的hold检查。

soc_time2


注意hold_slack的计算时间也是 -(required time – arrival time),后者大其实是代表hold满足条件,也就是数据的最小延时使数据的边沿推到了hold边界的后面。


soc_time3


2)input->DFF之间Hold 的检查和setup的检查类似,如下图。

soc_time4


3)DFF->output之间Hold 的检查和setup的检查类似,如下图。

soc_time5


4)input->output之间Hold 的检查和setup的检查类似,如下图

soc_time6


广告

文章评论 0条评论)

登录后参与讨论
相关推荐阅读
sunyzz 2017-08-19 10:38
【博客大赛】AVALON总线介绍
1、AVALON总线简介Avalon总线是一种协议较为简单的片内总线,是ALTERA公司定义的片上互联总线,该总线可以将诸如NIOS II的CPU与其他外设连接起来,进而进行数据交换。AVALON总线...
sunyzz 2017-08-17 21:36
【博客大赛】不要轻易做职场滥好人
小A毕业于国内普通高校,但是他聪明,勤奋,能干,动手能力强,可是即便有这些优点也不能让小A轻轻松松找到一份好工作。这不,去年9月份小A好不容易找到一份工作,然后立马就入职了C公司,生怕C公司过两天不要...
sunyzz 2017-08-16 21:15
【博客大赛】IC设计低功耗技术四
五:工艺层面的降低功耗前面几节都是在讨论设计人员如何在前期阶段,中期阶段降低功耗,涉及到软件层面的,硬件层面的,这些技巧基本都是前辈总结出来的,或者根据理论推论出来的。但是到了后期,想降低功耗基本就要...
sunyzz 2017-08-14 22:35
【博客大赛】IC设计之低功耗技术三
四:RTL(寄存器传输)级的低功耗设计4.1 状态机的设计状态机编码中一般有两种方式,普通的二进制编码,特殊的格雷码,格雷码的特点是两个数据之间的跳变时只会有一个bit在toggle,显然比起多bit...
sunyzz 2017-08-12 16:51
【博客大赛】IC设计之低功耗技术二
三、架构层面的降低功耗系统的实现有很多的方式,每种方式对功耗的影响都不相同,本节主要介绍架构对功耗的影响。3.1 高级门口电路 在同步电路系统中,时钟占据了大部分的动态功耗,因而在一些情况下,如果有些...
sunyzz 2017-08-12 10:37
【博客大赛】IC 设计之低功耗技术一
一、前言随着计算机技术和微电子技术的迅速发展,嵌入式系统应用领域越来越广泛。节能是全球化的热潮,如计算机里的许多芯片过去用5V供电,现在用3.3V,1.8V,甚至更低的电压。目前的低功耗设计主要从芯片...
我要评论
0
0
广告