原创 【博客大赛】先识庐山真面目

2015-3-9 21:39 590 0 分类: FPGA/CPLD 文集: FPGA

在真正开始做项目或者进行设计之前,最好先对平台进行一定的了解,知道树木也要知道树林,这样你才不会在里面一直打转。所谓不识庐山真面目,只缘身在此山中,根本原因就是你对事物没有一个整体的把握。把握整体后然后选择性的各个击破,这样学习或者工作的效率会更加快而又效率

20150309213838877001.png

开发板概貌

:套件具有如下资源

板载一个50MHZ晶振

8个模拟输入I/O14Arduino I/O,40个通用I/O

5个用户LED

一个绿色LED显示USB连接

一个重新配置按键

一个寄存器复位按键

一个6位拨码开口

MAX10M08S具有

8000LE

378KB M9K memory

32-172(KB)用户存储空间

一个12bitADC  1MSPS(一百万次采样每秒)

JTAG可有外部USB-BlasterUSB-Blaster II 或者Ethernet Blaster 调试

双配置文件

二、MAX10 FPGA 芯片资源如下:

时钟和锁相环:Clocks and Phase-Locked LoopsPLL

通用I/OGeneral Purpose Input Output Port

高速低压差分信号I/O口:High - Speed LVDS I/O

外部存储接口:External memory interfaces

逻辑阵列块:Logical Array BlocksLABs

模数转换:ADC

用户存储:User flash Memory UFM

嵌入乘法器模块:Embedded Multiplier Blocks

嵌入存储模块:Embedded Memory BlocksM9K

配置存储控制器:configuration Memory controlCFM

QuartusII 分配管角时的芯片概貌

20150309213849341002.png

广告

文章评论 0条评论)

登录后参与讨论
相关推荐阅读
sunyzz 2017-08-19 10:38
【博客大赛】AVALON总线介绍
1、AVALON总线简介Avalon总线是一种协议较为简单的片内总线,是ALTERA公司定义的片上互联总线,该总线可以将诸如NIOS II的CPU与其他外设连接起来,进而进行数据交换。AVALON总线...
sunyzz 2017-08-17 21:36
【博客大赛】不要轻易做职场滥好人
小A毕业于国内普通高校,但是他聪明,勤奋,能干,动手能力强,可是即便有这些优点也不能让小A轻轻松松找到一份好工作。这不,去年9月份小A好不容易找到一份工作,然后立马就入职了C公司,生怕C公司过两天不要...
sunyzz 2017-08-16 21:15
【博客大赛】IC设计低功耗技术四
五:工艺层面的降低功耗前面几节都是在讨论设计人员如何在前期阶段,中期阶段降低功耗,涉及到软件层面的,硬件层面的,这些技巧基本都是前辈总结出来的,或者根据理论推论出来的。但是到了后期,想降低功耗基本就要...
sunyzz 2017-08-14 22:35
【博客大赛】IC设计之低功耗技术三
四:RTL(寄存器传输)级的低功耗设计4.1 状态机的设计状态机编码中一般有两种方式,普通的二进制编码,特殊的格雷码,格雷码的特点是两个数据之间的跳变时只会有一个bit在toggle,显然比起多bit...
sunyzz 2017-08-12 16:51
【博客大赛】IC设计之低功耗技术二
三、架构层面的降低功耗系统的实现有很多的方式,每种方式对功耗的影响都不相同,本节主要介绍架构对功耗的影响。3.1 高级门口电路 在同步电路系统中,时钟占据了大部分的动态功耗,因而在一些情况下,如果有些...
sunyzz 2017-08-12 10:37
【博客大赛】IC 设计之低功耗技术一
一、前言随着计算机技术和微电子技术的迅速发展,嵌入式系统应用领域越来越广泛。节能是全球化的热潮,如计算机里的许多芯片过去用5V供电,现在用3.3V,1.8V,甚至更低的电压。目前的低功耗设计主要从芯片...
广告
我要评论
0
0
广告
关闭 热点推荐上一条 /2 下一条