广告

原创 EP4CE10开发板

2012-12-11 20:01 2458 0 1 分类: FPGA/CPLD 文集: FPGA/CPLD

核心板说明:
FPGA 主芯片采用Altera 公司高性价比FPGA:CycloneIV 系列EP4CE10;
•板载EPCS4N 串行配置芯片,同时支持JTAG 和AS 模式;

FPGA芯片所有管脚全部引出至2.0mm插座,方便测试,方便扩展

•采用8M bit,1M byte 的Flash SST39VF800 兼容更高级芯片,最高可支持4M byte可以自己焊接;

•采用512K字节,256*16 ISL25616;

• 板载8MHz 有源晶振,提供系统工作主时钟;可以使用内部锁相环倍频到50M 100M等等

• 采用电源芯片1117‐3.3V,提供3.3V 电压输出;

• 采用1117‐1.2V 稳压芯片,提供FPGA 内核电压;

• 精心的去耦设计,采用大量去耦电容;

• 提供5V 直流电源插座

• 红色电源指示灯及IN5819 高速肖特基二极管,防止电源反接;

• 一个系统复位按键Reset,也可做为用户输入按键;

• 五个按键表现为Joystick,也可做为用户输入按键;

• 精心设计分配的I/O口,用3 个扩展接口插座,通用2.0mm 间距;

•JTAG 下载接口,对应下载的文件是SOF 文件,速度快,JTAG 将程序直接下载到 FPGA
中,但是掉电程序丢失,平时学习推荐使用JTAG 方式,最后固化程序的时候再通过AS 方
式将程序下载到配置芯片或者直接使用Jtag配置到配置芯片即可;

•AS 下载接口,对应下载的是POF 文件,速度相对较慢,需要重新上电并且拔掉下载线,才能工作,操作相对麻烦,不推荐学习的时候使用

 

http://corecontrol.taobao.com/

广告

文章评论 1条评论)

登录后参与讨论

billzhu_345737527 2014-3-9 13:40

此开发板用于学习很适合,至于项目开发还欠缺.

我要评论
1
0
广告