广告

原创 Nexys3学习手记3:硬件外设走马观花

2013-8-16 11:27 3660 0 9 分类: FPGA/CPLD 文集: Nexys3学习手记

Nexys3学习手记3:硬件外设走马观花

解读原理图

         拿到一块新的电路板,通常我们会很迫不及待先跑个测试Demo看看效果,但请相信这是“菜鸟”的特征。咱们已经不再年轻了,也没有必要再“鲁莽”的折腾板子了。回归理性,那么我建议大家不妨先看看原理图,再对照电路板实物,把整个电路简单的消化一下,并且弄清楚板载跳线、电源插座等的具体用法和注意事项,免得上演“高压冒烟”的惨剧。

Nexys3的原理图可从Digilent公司的官方网站获得(下载地址:http://www.digilentinc.com/Data/Products/NEXYS3/NEXYS3_sch.pdf)。对于原理图,通常需要大家有一定的硬件功力才能够轻松看个大概。当然了,一般开发板会配套较详细的电路说明(本开发板说明可参考http://www.digilentinc.com/Data/Products/NEXYS3/Nexys3_rm.pdf),建议大家不妨先看看,然后再来消化原理图。

Nexys3_rm.pdf(即reference manual)中示意了Nexys3电路板的整体硬件架构,如图1所示。围绕主芯片Spartan-6的XC6SLX16器件,有着较丰富的板载外设,如Cellular RAM、并行的PCM非易失存储器、SPI接口PCM非易失存储器、10/100以太网物理层接口、8位VGA接口、USB HID主机、USB-UART桥芯片和一些基本的IO外设(指示灯、按键、开关等),此外还有FPGA的USB下载配置电路、100MHz工作时钟以及其他扩展接口插座。

001.jpg

图1 Nexys3整体电路框图

         Nexys3的原理图一共10页,我们逐个解读。

         Page1里的J1是一个高速的VHDCI插座接口,如图2所示。由原理图的示意和信号命名不难推断出这里从FPGA直接引出的信号应该都是高速串行差分对。此外,我们需要注意到JP4可以用于短接J1引进的电源VUEXP和板载电源VU5V0,换句话说,若使用J1引入的5V电源供电,可以短接JP4。

002.jpg

图2 高速VHDCI接口

         Page1的另一部分电路如图3所示,这里引出了4组8bit信号的Pmod插座,每个数据信号都通过200欧姆的匹配电阻,并且有接地的保护二极管。对于一般的扩展,这4组数据线以及相应的电源和地基本是绰绰有余了。

003.jpg

图3 四组Pmod接口

         Page2里,基本是一些简单的常用接口电路。图4是4路独立的按键电路,按键未按下时等效于FPGA的IO脚接20K电阻下拉到地;按键按下时则等效于上拉10K到电压VCCB0。图5是8路独立的拨码开关电路,FPGA的IO脚通过10K电阻接GND或电压VCC3V3。图6是4位段式数码管电路,公共端为共阳极,通过IO脚连接三极管控制开关。图7是8位色彩的VGA接口电路,IO脚输出电压通过电阻分压得到最多256种色彩组合。图8是共地的8位指示灯电路。

004.jpg

图4 按键电路

005.jpg

图5 拨码开关电路

006.jpg

图6 数码管电路

007.jpg

图7 VGA接口

008.jpg

图8 指示灯电路

         Page3里主要是高速USB微控制器芯片CY7C68013A的电路,该芯片在原理图中分为5个Part。其中图9为CY7C68013A与FPGA之间的接口信号;图10包括了晶振输入、各个控制信号以及USB端口的信号;图11则是电源以及部分去耦电容的电路。

         图12是5PIN的Mini-B型USB接口插座连接电路。图13是一片与CY7C68013A连接的EEPROM芯片的电路,该存储器件可作为CY7C68013**内的8051单片机的ROM。

009.jpg

图9 CY7C68013A电路1

010.jpg

图10 CY7C68013A电路2

20120626143848450001.gif

图11 CY7C68013A电路3

20120626143849423002.gif

图12 Mini-B型USB插座电路

20120626143850570003.gif

图13 EEPROM芯片电路

         Page4中有一款16bit的MCU,PIC24有着较丰富的外设,包括图14中的USB接口,可以作为当下主流的USB鼠标、键盘的主机控制。PIC24部分信号管脚是和FPGA连接的,使用了8MHz的外部晶体。

20120626143851787004.gif

图14 PIC接口电路1

         如图15所示,J6/J12可以引出PIC24的模拟管脚,可见PIC24集成了AD/DA的外设功能。图15也示意了PIC24的电源以及相应的去耦电路。

20120626143852241005.gif

图15 PIC接口电路2

         如图16所示,FPGA还连接了一片RS232-USB桥芯片FT232。该芯片提供一组标准的RS232接口(J14也把这些接口都额外引出可供扩展)与FPGA连接,另一端可以可以作为USB协议接口通信。

20120626143854974007.jpg

图16 FT232电路

         Page5如图17所示,主要是FPGA的配置电路,包括FPGA的配置部分原理图part(IC8A)、两片(实际PCB上做成了双勒,也可以单片)存储PROM芯片(IC6/IC7)、下载配置插座(J7)。还有一个两位的跳线插座J8,原理图中也示意了相应的不同跳线方式可以实现BPI、SPI和Slave Serial等配置方式。

20120626143856250008.gif

图17 FPGA配置电路

         Page6主要是FPGA的IO管脚信号的定义和FPGA外部输入的100MHz时钟晶振电路,如图18所示。

20120626143857512009.jpg

图18 FPGA IO管脚定义

         Page7是FPGA的电源电路,如图19所示,基本上每个VCC管脚都有相应的高低搭配的去耦电容。需要注意的是跳线帽JP8可选2.5V或3.3V给VCCO_0供电,这个bank的IO电源为某些特殊电平的应用做了预留。

20120626143857340010.jpg

图19 FPGA电源电路

         Page8中,两片当下炒得很时髦的Micron的PCM存储器。如图19所示,为一片CellularRAM芯片,这类RAM不用于以往的RAM,结合了RAM和DRAM的优点,既可以高速访问又可以方便快速的随意寻址。如图20所示,为一片并行的PCM FLASH芯片。

20120626143858301011.jpg

图20 存储器接口1

20120626143902192012.jpg

图21 存储器接口2

         Page9,如图22所示,是以太网电路,包括一片以太网的transceiver芯片LAN8710和相应的水晶头插座。

20120626143902967013.jpg

图22 以太网电路

         Page10是系统的整个电源电压产生电路。使用了两片Linear的DC/DC芯片,如图23和图24所示。整个系统芯片间的接口基本是3.3V电压,FPGA的核压1.2V,PCM FLASH用到了1.8V,2.5V主要是预留电平。电源的引入也使用了两种方式,可通过跳线帽JP1切换,即常用jack插座或者USB供电。

20120626143903335014.jpg

图23 电源电路1

20120626143904860015.jpg

图24 电源电路2

         在reference manual中,有如图25所示的电源供电示意图。

20120626143905910016.jpg

图25 电源供电示意图

 

 

整个原理图消化下来,可能会遇到一些未曾谋面过的芯片,不要紧,把这些芯片整理好,到他们的官网download datasheet大体浏览一遍就有底了,到具体应用的时候再仔细消化一下。Nexys3所涉及的主要芯片如列表1所示。

 

 

1 Nexys3主要芯片列表

 

20120626144801718001.jpg

 

 

 

剖析电路板

 

原理图看多了,免不了审美疲劳啊。下面就轻松一下,特权同学就不多废话,对照着前


面的原理图,如图26和图27所示,把主要芯片以及接插件等元器件逐一点出。

20120626144404401001.jpg

26 电路板正面示意

20120626144406362002.jpg

 

27 电路板背面示意

 

 

 

广告

文章评论 9条评论)

登录后参与讨论

461936089_548047013 2012-10-1 10:38

感谢特权同学,讲的很好,受益匪浅!

2862134638_918880879 2012-7-3 13:47

讲解的佷仔细,读读

wangrain_528631185 2012-6-26 14:50

已经升级过了,包括编辑器和图片及字数限制等。这篇博文已经帮特权同学修改过了,可以看看了。像这种图片特别多的情况,可以在WORD里面编辑完所有的图片,然后一次性复制到编辑框,很方便的。

793084985_361211284 2012-6-26 11:05

EDN的系统该好好升下级,这样如出自特权大牛这样的优秀博文才会更加丰富多彩。

aphon_xia_341563856 2012-3-6 11:05

作为FPGA设计工程师,其实我们应该把自己定位为硬件工程师,所以我们必须对FPGA外围电路足够熟悉,要多看多想多分析,把别人的电路图充足消化,做些改进,变成自己的.

fengkuang赛车 2012-2-28 11:40

谢谢,谢谢您的贡献

363606849_979481952 2012-2-28 09:39

给力啊

784321334_352112370 2012-2-17 13:16

这个比较给力哦

taosiliang1127tsl_428731001 2012-2-16 15:44

有附件下载这个方法好,感觉EDN这个网站的编辑界面太不好了,估计服务器也不行,呵呵。
相关推荐阅读
特权ilove314 2016-06-30 21:16
例说FPGA连载6:FPGA开发所需的技能
例说FPGA连载6:FPGA开发所需的技能 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   前面的文字已经做了很多铺垫,相信读...
特权ilove314 2016-06-28 21:09
例说FPGA连载5:FPGA的优势与局限性
例说FPGA连载5:FPGA的优势与局限性 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   若要准确评估FPGA技术能否满足开...
特权ilove314 2016-06-28 21:05
例说FPGA连载5:FPGA的优势与局限性
例说FPGA连载5:FPGA的优势与局限性 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   若要准确评估FPGA技术能否满足开...
特权ilove314 2016-06-26 22:11
例说FPGA连载4:FPGA语言与厂商介绍
例说FPGA连载4:FPGA语言与厂商介绍 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   Verilog与VHDL 说到FP...
特权ilove314 2016-06-23 21:26
例说FPGA连载3:FPGA与其它主流芯片的比较
例说FPGA连载3:FPGA与其它主流芯片的比较 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   FPGA、ASIC和ASSP...
特权ilove314 2016-06-21 20:32
例说FPGA连载2:FPGA是什么
例说FPGA连载2:FPGA是什么 特权同学,版权所有 配套例程和更多资料下载链接: http://pan.baidu.com/s/1c0nf6Qc   2015年伊始,Intel欲出资百亿美金收...
我要评论
9
0
广告
关闭 热点推荐上一条 /2 下一条