电子大神的日记本,供应链专家的功夫茶盘,在这里记录、分享与共鸣。

登录以开始
sunyzz
1、AVALON总线简介Avalon总线是一种协议较为简单的片内总线,是ALTERA公司定义的片上互联总线,该总线可以将诸如NIOS II的CPU与其他外设连接起来,进而进行数据交换。AVALON总线支持简易版,高级版和超级版,超级版甚至可...
sunyzz
小A毕业于国内普通高校,但是他聪明,勤奋,能干,动手能力强,可是即便有这些优点也不能让小A轻轻松松找到一份好工作。这不,去年9月份小A好不容易找到一份工作,然后立马就入职了C公司,生怕C公司过两天不要他了,小A十分珍惜这份来之不易的工作。小...
sunyzz
五:工艺层面的降低功耗前面几节都是在讨论设计人员如何在前期阶段,中期阶段降低功耗,涉及到软件层面的,硬件层面的,这些技巧基本都是前辈总结出来的,或者根据理论推论出来的。但是到了后期,想降低功耗基本就要靠工业了。大家可以看看在低功耗领域做的比...
sunyzz
四:RTL(寄存器传输)级的低功耗设计4.1 状态机的设计状态机编码中一般有两种方式,普通的二进制编码,特殊的格雷码,格雷码的特点是两个数据之间的跳变时只会有一个bit在toggle,显然比起多bit跳转,从直觉上就比较节能。另外格雷码的好...
sunyzz
三、架构层面的降低功耗系统的实现有很多的方式,每种方式对功耗的影响都不相同,本节主要介绍架构对功耗的影响。3.1 高级门口电路 在同步电路系统中,时钟占据了大部分的动态功耗,因而在一些情况下,如果有些电路不工作的时候可以将这块电路的时钟ga...
sunyzz
一、前言随着计算机技术和微电子技术的迅速发展,嵌入式系统应用领域越来越广泛。节能是全球化的热潮,如计算机里的许多芯片过去用5V供电,现在用3.3V,1.8V,甚至更低的电压。目前的低功耗设计主要从芯片设计和系统设计两个方面考虑。随着半导体工...
sunyzz
本篇对SOC设计,FPGA设计也有相当大的借鉴意义.本着帮助别人,提升自己的宗旨,记录,总结,回忆从接触这个行业的所听,所记,所感.其中一部分经验是自己实战总结的,一部分经验是从书上看到的,一部分经验是从别人那学到的.难免会有错误,还请大家...
sunyzz
总线篇前言:上一章主要讲解了关于时钟的相关内容,包括跨时钟域处理,时序分析等。本章节主要讲解总线部分。总线在SOC中扮演非常重要的一部分,本人喜欢把总线比喻成路,低端的总线比喻成小路,高端的总线比喻成高速公路,而外设比喻成路边的每家每户,数...
sunyzz
时钟同步问题讲完了,下面就开始讲讲soc中另一种常见的情况,有时为了考虑到功耗,性能的问题,某个模块可能在某一种情况下工作在一个频率,另一种情况下工作在另一种频率,这个时候就需要进行mux的切换,有的人就会说了,哪简单啊,加个mux啊,可事...
sunyzz
4、处理跨时钟域时要注意哪些问题 4.1)同步器前不能有组合逻辑电路 如上图,在前一个时钟域的dff输出和后一个时钟域输入之间不能有组合逻辑,原因是组合逻辑会造成毛刺现象,后一级时钟域的dff很可能敲到毛刺,进而引入错误。 4.2)避免重...
博主
sunyzz
sunyzz的博客
帮助别人,成长自己。专业:IC设计,FPGA相关。转载请注明:转自sunyzz
点击跳转