全部
  • 全部
  • 标题
  • 简介
  • TAG
基于PRBS检测的8B_10B编码器设计
推荐星级:
类别: FPGA 工业/医疗
时间:2019-05-26
大小:7.73MB
阅读数:36
上传用户:royalark_912907664
查看他发布的资源
下载次数
0
所需E币
3
资料介绍
基于减少8B/10B编码器占用的逻辑资源和保证该编码器误码率为0的目的,采用查表法和组合逻辑实现相结合的方法设计实现了符合嵌入式互连规范RapidIO协议的8B/10B编码器,通过伪随机二进制序列(Pseudo Random Binary Sequence, PRBS)检测方法对该编码器进行验证。FPGA综合结果表明,该设计占用的LUT为32,占用较少的逻辑资源。采用PRBS-7测试结果表明,该8B/10B编码电路误码率为0,表明了该8B/10B编码器传输信息的可靠性。
0
收藏 举报
相关评论 (下载后评价送E币 我要评论)
  • 没有更多评论了
可能感兴趣的资料